طراحی ریزمعماری پردازنده پرلایک با RTL - بخش (1)
طراحی ریزمعماری پردازنده پرلایک با  RTL - بخش (1)
برای مشاهده ویدیو ، لطفا دوره را خریداری نمایید.یا در صورتی که دوره را خریداری کرده اید وارد حساب کاربری خود شوید.

طراحی ریزمعماری پردازنده پرلایک با RTL - بخش (1)

توضیحات

در جلسه هجدهم معماری کامپیوتر دکتر حقیقت ویژه کنکور کامپیوتر در مقاطع کارشناسی ارشد و دکترا با عنوان «طراحی ریزمعماری پردازنده پرلایک با RTL - بخش (1)»، ادامه فصل سوم درس معماری (فصل طراحی پردازنده) تدریس می‌شود. در دو جلسه قبل، ریزمعماری پردازنده و الگوریتم نیومن و معماری مجموعه دستورالعمل (ISA) و به عبارت دیگر زبان ماشین پردازنده تدریس شد و روند طراحی 0 تا 100 یک پردازنده مخصوص این کلاس (پردازنده پرلایک) آغاز شد تا دانشجویان بتوانند صفر تا صد مراحل طراحی یک CPU واقعی را ببینند و کاملاً همه چیز را در مورد پردازنده با جزئیات درک نمایند. در این جلسه، نوبت به طراحی ریزمعماری پردازنده پرلایک با زبان RTL (طبق الگوریتم نیومن) می‌رسد. کار با حافظه و طراحی Sequencer بخش CU پردازنده با TSG و استفاده از TSG و IR و PSW در RTL، از جمله مهم‌ترین مستئلی هستند که در این جلسه مورد بررسی قرار داده می‌شوند.

هزینه دوره:
1,200,000 تومان720,000 تومان

معماری کامپیوتر

49 ساعت
35 قسمت
1. زبان های توصیف سخت افزار (HDL)
2. معماری پردازنده
3. طراحی پردازنده
4. سازمان حافظه
5. ارزیابی کارایی
6. پایپ‌لاین و مخاطره
7. ورودی خروجی (IO)
8. سیستم نمایش اعداد
قسمت های جدید هر هفته به این دوره اضافه خواهد شد.